微信公众号 | 高速先生
文 | 刘为霞
关于ddr的设计,经历过无数项目历练的攻城狮们,肯定是很得心应手的。对于信号质量方面的改善,相信大家应该已经有自己的独门技巧了。同组同层,容性负载补偿,加上拉电阻等等,总有一款适合你的ddr。但是对于时序方面的控制,理论上只有一个办法——绕等长,速率越高的ddr,等长控制越严格,从±100mil,到±50mil,甚至±10mil。
本来我们的layout工程师也是在这样一条路上稳步前进。但是最近有个ddr4的项目,绕好了等长,如下图所示,一切都安排的明明白白之后,给si工程师仿真,只等仿真结果一出来就gerber out,根本不用怀疑,信号质量肯定妥妥的,没问题。
结果,si工程师没有同意投板,却提出了不合常理的时序要求,如下图所示:
等长要求cs,cke,odt这些信号比其余cmd信号每段长120mil,按照这样来算的话,到u1这个位置,长度差就到了600mil。这和设计指导不一样。
瞬间感觉自己很委屈,这样的等长到时候地址控制线之间的延时会相差100ps左右,这样时序的margin就会变小,甚至可能跑不到要求的2400mbps,于是硬气的提出了自己的质疑。
si工程师也知道这种情况下,应该和设计人员普及一下关于时序方面的知识,不然后续遇到类似的ddr,不做仿真的话,可能会需要降频运行。于是将u1的仿真结果给设计人员看,蓝色的是cs,odt,cke等信号,绿色是其他的cmd信号,从时间上来看,蓝色的比绿色的信号快90ps左右。
这种情况的原因不是因为设计人员的误操作,或者不同层的时序不一致,也不是像上次文章中提到的层叠中的dk设置不一样,而是因为ddr颗粒的选型导致的,如下面图片所示:
这款sdram的cs,cke,odt为单die结构,但是其他的信号却是双die结构,在封装中做t型拓扑,这样意味着双die的信号的容性更大一些,那么相应的上升沿会更缓一些,这个是比较好的影响,这样的话,信号质量会比较好,从图中的结果也可以看出来,绿色信号的振铃比较小。另一个影响是容性更大,意味着时延会更慢一些,所以相同等长的情况下,由于颗粒内部拓扑的影响,导致cmd信号会传输的更慢一些,体现在仿真结果中,自然是双die信号和单die信号会有不一样的上升沿和一定的延时差。
layout工程师恍然大悟,这是因为颗粒内部的结构和常规设计不一样导致,自然不能沿用常规的设计指导,以后遇到这种双die的ddr还是需要仿真之后再调整等长,不然可能会出问题。于是很愉快的按照上面的时序意见修改了版本,结果如下,后期客户反馈,ddr2400跑的飞起,一版成功。
— end —
本期提问
大家在ddr设计中,遇到过什么样有意思的等长要求呢?
樟坑径彩盒厂观澜樟坑径彩盒厂家
插座销售
井式坩埚炉
昆山二手设备回收报价高欢迎来电咨询
烟富3苹果苗苗木基地浅谈什么是红肉苹果苗
一个等时不等长的DDR
云南中式集成吊顶安装公司
开封神龙厂家直销生活无塔供水设备
奇派厂家 直销定做带侧桌导演椅 带餐板折叠椅 带置物架沙滩椅
凯米库 HTK-2020 聚氨酯流变改性剂
低价批发不锈钢双耳明珠锅 多用锅 电磁通用锅 弧形小锅
东莞大朗碧桂园万象松湖怎么样?一起来分析下这房到底好不好?
九堡学钢琴哪家好--立即点击咨询
北门附近做木雕龙、木雕匾额、仿古木雕多钱
供应帐篷.折叠帐篷.广告帐篷
TD1770D回路电阻测试仪
小夫子国学教你如何创办一家国学馆
月嫂培训 产后出汗的护理
供应蒸汽烧烤箱用压力开关,意大利原装进口
武峰塑管PE管给水管件,PE管生产厂家,优选齐鲁武峰PE管